Další příklad kódu ve VHDL pro FGPA. Tentokrát 8bitový čítač/counter. Jsou zde dva zdrojové kódy (i testbenche), u kterých je vysvětlen rozdíl mezi podmínkama na vstupu „reset“. Článek je doplněn o dva obrázky vysvětlující každou situaci.
Článek – VHDL – 8bit čítač/counter
Autor: Petr Šrámek
Tagy:
Komentáře:
121 komentářů na sociálních sítích
@TomasBajer Já mám páječku z tindie, která používá weller hroty a je skvělá, ale můj styl práce je více opravování než pájení a ta pinzeta se mi hodí více... a dost lituju, že jsem nepřikoupil větší hroty :-D ...více
Číst komentáře
- a -
Přidat svůj názor- a -

Ukaž světu,
že jsi Maker!
Koupit tričkože jsi Maker!
Související články
Vývojové kity/desky (nebo také development board) jsou velmi populární a každý den nějaký přibude.
Máte pásek s desítkami součástek a potřebujete je přepočítat? Ano, stačí vám pravítko a změřit počet součástek na určité délce, ale spolehlivé a rychlé to určitě není.




Žádné sociální komentáře k dispozici.